74LS90 可以获得对称的十分频计数,办法是将QD 输出接到A 输入端,并把输入计数脉冲加到B 输入端,在QA 输出端处产生对称的十分频方波74LS90引脚图 H=高电平 L=低电平 ×=不定 应用A将输出Qa与输入B相接。
在元器件库中147后缀的字母是封装标志,DSO表面安装型,NDIP双列直插型封装对于仿真没有影响在元器件库中单击TTL,再单击74系列,选中非门7404N芯片,单击OK确认。
十进制Q0与CLK2相连,CLK1作为时钟脉冲输入端,Q3Q2Q1Q0作为计数输出端。
74LS90 可以获得对称的十分频计数,办法是将QD 输出接到A 输入端,并把输入计数脉冲加到B 输入端,在QA 输出端处产生对称的十分频方波74LS90引脚图 H=高电平 L=低电平 ×=不定 应用A将输出Qa与输入B相接。
在元器件库中147后缀的字母是封装标志,DSO表面安装型,NDIP双列直插型封装对于仿真没有影响在元器件库中单击TTL,再单击74系列,选中非门7404N芯片,单击OK确认。
十进制Q0与CLK2相连,CLK1作为时钟脉冲输入端,Q3Q2Q1Q0作为计数输出端。
评论列表